时钟周期才有一个输出结果。

(3)流水线时空图如图 8.19(c)所示。由图中可见,第一条指令出结果需要 4 个时钟周期。 当流水线满载时,以后每一个时钟周期可以出一个结果,即执行完一条指令。







(4) 由图 8.19(c) 所示的 10 条指令进入流水线的时空图可见,在 13 个时钟周期结束时, CPU 执行完 10 条指令,故实际吞吐率为

(5) 在流水处理器中,当任务饱满时,指令不断输入流水线,不论是几级流水线,每隔一个时钟周期都输出一个结果。对于本题四级流水线而言,处理 10 条指令所需的时钟周期数为  $T_4$  = 4+(10-1)=13,而非流水线处理 10 条指令需  $4\times10=40$  个时钟周期,故该流水处理器的加速比为  $40\div13\approx3.08$ 。

# 8.3.4 流水线中的多发技术

流水线技术使计算机系统结构产生重大革新,为了进一步发展,除了采用好的指令调度算法、重新组织指令执行顺序、降低相关带来的干扰以及优化编译外,还可开发流水线中的多发技

术,设法在一个时钟周期(机器主频的倒数)内产生更多条指令的结果。常见的多发技术有超标量技术、超流水线技术和超长指令字技术。假设处理一条指令分 4 个阶段:取指(IF)、译码(ID)、执行(EX)和回写(WR)。图 8.20 是三种多发技术与普通四级流水线的比较,其中图 8.20(a)为普通四级流水线,一个时钟周期出一个结果。



图 8.20 四种流水技术的比较

#### 1. 超标量技术

超标量(Superscalar)技术如图 8.20(b)所示。它是指在每个时钟周期内可同时并发多条独立指令,即以并行操作方式将两条或两条以上(图中所示为 3 条)指令编译并执行。

要实现超标量技术,要求处理机中配置多个功能部件和指令译码电路,以及多个寄存器端口和总线,以便能实现同时执行多个操作,此外还要编译程序决定哪几条相邻指令可并行执行。

例如,下面两个程序段:

程序段 1 程序段 2
MOV BL,8 INC AX
ADD AX,1756H ADD AX,BX
ADD CL,4EH MOV DS,AX

左边程序段中的3条指令是互相独立的,不存在数据相关,可实现指令级并行。右边程序段中的3条指令存在数据相关,不能并行执行。超标量计算机不能重新安排指令的执行顺序,但可以通过编译优化技术,在高级语言翻译成机器语言时精心安排,把能并行执行的指令搭配起来,挖掘更多的指令并行性。

### 2. 超流水线技术

超流水线(Superpipeline)技术是将一些流水线寄存器插入流水线段中,好比将流水线再分段,如图 8.20(c)所示。图中将原来的一个时钟周期又分成 3 段,使超流水线的处理器周期比普通流水线的处理器周期(如图 8.20(a)所示)短,这样,在原来的时钟周期内,功能部件被使用 3 次,使流水线以 3 倍于原来时钟频率的速度运行。与超标量计算机一样,硬件不能调整指令的执行顺序,靠编译程序解决优化问题。

### 3. 超长指令字技术

超长指令字(VLIW)技术和超标量技术都是采用多条指令在多个处理部件中并行处理的体系结构,在一个时钟周期内能流出多条指令。但超标量的指令来自同一标准的指令流,VLIW则是由编译程序在编译时挖掘出指令间潜在的并行性后,把多条能并行操作的指令组合成一条具有多个操作码字段的超长指令(指令字长可达几百位),由这条超长指令控制 VLIW 机中多个独立工作的功能部件,由每一个操作码字段控制一个功能部件,相当于同时执行多条指令,如图8.20(d)所示。VLIW 较超标量具有更高的并行处理能力,但对优化编译器的要求更高,对 Cache的容量要求更大。

# 8.3.5 流水线结构

#### 1. 指令流水线结构

指令流水线是将指令的整个执行过程用流水线进行分段处理,典型的指令执行过程分为"取指令—指令译码—形成地址—取操作数—执行指令—回写结果—修改指令指针"这几个阶段,与此相对应的指令流水线结构由图 8.21 所示的几个部件组成。

指令流水线对机器性能的改善程度取决于把处理过程分解成多少个相等的时间段数。如上述共分7段,若每一段需要一个时钟周期,则当不采用流水技术时,需7个时钟周期出一个结果。采用流水线后,假设流水线不出现断流(如遇到转移指令),则除第一条指令需7个时钟周期出结果外,以后所有的指令都是一个时钟周期出一个结果。因此,在理想的情况下(流水线不断流),该流水线的速度约提高到7倍。

#### 2. 运算流水线

上述讨论的指令流水线是指令级的流水技术,实际上流水技术还可用于部件级。例如,浮点加法运算,可以分成"对阶""尾数加"及"结果规格化"3段,每一段都有一个专门的逻辑电路完成操作,并将其结果保存在锁存器中,作为下一段的输入。如图 8.22 所示,当对阶完成后,将结果存入锁存器,便又可进入下一条指令的对阶运算。



图 8.21 指令流水线结构框图



图 8.22 浮点加运算操作流水线

若执行浮点乘运算也按浮点加运算那样分段,即分成阶码运算、尾数乘和结果规格化三级流水线,就不够合理。因为尾数乘所需的时间比阶码运算和规格化操作长得多,而且尾数乘可以和阶码运算同时进行,因此,尾数乘本身就可以用流水线。

由图 8.22 可见,流水线相邻两段在执行不同的操作,因此在相邻两段之间必须设置锁存器或寄存器,以保证在一个时钟周期内流水线的输入信号不变。这一指导思想也适用于指令流水。此外,只有当流水线各段工作饱满时,才能发挥最大作用。上例中如果浮点运算没有足够的数据来源,那么流水线中的某些段甚至全部段都处于空闲状态,使流水线的作用没有充分发挥。因此具体是否采用流水线技术以及在计算机的哪一部分采用流水线技术需根据情况而定。

# 8.4 中断系统

第5章已经介绍了有关中断的一些概念,特别对 I/O 中断做了较详细的讨论。实际上 I/O 中断只是 CPU 众多中断中的一种,引起中断的因素很多,为了处理各种中断,CPU 内通常设有处理中断的机构——中断系统,以解决各种中断的共性问题。本节进一步分析中断系统的功能,以便更深入地了解中断系统在 CPU 中的作用和地位。

# 8.4.1 概述

从前面分析可知,采用中断方式实现主机与 I/O 交换信息可使 CPU 和 I/O 并行工作,提高 CPU 的效率。其实,计算机在运行过程中,除了会遇到 I/O 中断外,还有许多意外事件发生,如 电源突然掉电,机器硬件突然出现故障,人们在机器运行过程中想随机抽查计算的中间结果,实 现人机联系等。此外,在实时处理系统中,必须及时处理某个事件或现象,例如,在过程控制系统中,当突然出现温度过高、电压过大等情况时,必须及时将这些信息送至计算机,由计算机暂时中断现行程序,转去执行中断服务程序,以解决这种异常情况。再如,计算机实现多道程序运行时,可以通过分配给每道程序一个固定时间片,利用时钟定时发中断进行程序切换。在多处理机系

统中,各处理器之间的信息交流和任务切换也可通过中断来实现。总之,为了提高计算机的效率,为了处理一些异常情况以及实时控制、多道程序和多处理机的需要,提出了中断的概念。

### 1. 引起中断的各种因素

引起中断的因素很多,大致可分为以下几类。

### (1) 人为设置的中断

这种中断一般称为自愿中断,因为它是在程序中人为设置的,故一旦机器执行这种人为中断,便自愿停止现行程序而转入中断处理,如图 8.23 所示。



图 8.23 自愿中断示意

图中的"转管指令"可能是转至从 I/O 设备调入一批信息到

主存的管理程序,也可能是转至将一批数据送往打印机打印的管理程序。显然,当用户程序执行了"转管指令"后,便中断现行程序,转入管理程序,这种转移完全是自愿的。

IBM PC(Intel 8086)的 INT TYPE 指令类似于这种自愿中断,它完成系统调用。TYPE 决定了系统调用的类型。

#### (2) 程序性事故

如定点溢出、浮点溢出、操作码不能识别、除法中出现"非法"等,这些都属于由程序设计不 周而引起的中断。

#### (3) 硬件故障

硬件故障类型很多,如插件接触不良、通风不良、磁表面损坏、电源掉电等,这些都属于硬设备故障。

## (4) I/O 设备

I/O 设备被启动以后,一旦准备就绪,便向 CPU 发出中断请求。每个 I/O 设备都能发中断请求,因此这种中断与计算机所配置的 I/O 设备多少有关。

## (5) 外部事件

用户通过键盘来中断现行程序属于外部事件中断。

上述各种中断因素除自愿中断是人为的以外,大多都是随机的。通常将能引起中断的各个因素称为中断源。中断源可分两大类:一类为不可屏蔽中断,这类中断 CPU 不能禁止响应,如电源掉电;另一类为可屏蔽中断,对可屏蔽中断源的请求,CPU 可根据该中断源是否被屏蔽来确定是否给予响应。若未屏蔽则能响应;若已被屏蔽,则 CPU 不能响应(有关内容详见 8.4.6 节中断屏蔽技术)。

- 2. 中断系统须解决的问题
- ① 各中断源如何向 CPU 提出中断请求。
- ② 当多个中断源同时提出中断请求时,中断系统如何确定优先响应哪个中断源的请求。
- ③ CPU 在什么条件、什么时候、以什么方式来响应中断。
- ④ CPU 响应中断后如何保护现场。
- ⑤ CPU 响应中断后,如何停止原程序的执行而转入中断服务程序的入口地址。

- ⑥ 中断处理结束后, CPU 如何恢复现场, 如何返回到原程序的间断处。
- ⑦ 在中断处理过程中又出现了新的中断请求,CPU 该如何处理。

要解决上述7个问题,只有在中断系统中配置相应的硬件和软件,才能完成中断处理任务。

# 8.4.2 中断请求标记和中断判优逻辑

### 1. 中断请求标记

为了判断是哪个中断源提出请求,在中断系统中必须设置中断请求标记触发器,简称中断请

求触发器,记作 INTR。当其状态为"1"时,表示中断源有请求。这种触发器可集中设在 CPU内,组成一个中断请求标记寄存器,如图 8.24 所示。

图中 1,2,3,4,5,…,n 分别对应掉电、过热、主存读写校验错、阶上溢、非法除法……打印机输出等中断源的中断请求触发器,其中任



图 8.24 中断请求标记寄存器

意一个触发器为1,即表明对应的中断源提出了中断请求。显然,中断请求触发器越多,说明计算机处理中断的能力越强。

有一点需要说明,尽管中断请求标记寄存器是由各中断请求触发器组成的,但这些触发器既可以集中在 CPU 的中断系统内,也可以分散到各个中断源中。在图 5.41 所示的程序中断方式接口电路中,INTR 就是分散在各个接口电路内的中断请求触发器。

### 2. 中断判优逻辑

任何一个中断系统,在任一时刻,只能响应一个中断源的请求。但许多中断源提出请求都是随机的,当某一时刻有多个中断源提出中断请求时,中断系统必须按其优先顺序予以响应,这称为中断判优。各中断源的优先顺序是根据该中断源若得不到及时响应,致使机器工作出错的严重程度而定的。例如,电源掉电对计算机工作影响程度最大,优先等级为最高。又如"定点溢出"对机器正常工作影响也很大,若不及时响应,将使计算机一切运行均无效,故它的优先等级也较高。对于 I/O 设备,则可按其速度高低安排优先等级,速度高的设备优先级比速度低的设备高。

中断判优可用硬件实现,也可用软件实现。

### (1) 硬件排队

硬件排队又分两种。一种为链式排队器,对应中断请求触发器分散在各个接口电路中的情况,如图 5.38 所示,每一个接口电路中都设有一个非门和一个与非门,它们犹如链条一样串接起来。另一种排队器设在 CPU 内,如图 8.25 所示,图中假设其优先顺序按 1、2、3、4 由高向低排列。这样,当最高优先级的中断源有请求时 INTR<sub>1</sub> = 1,就可封住比它级别低的中断源的请求。



图 8.25 集中在 CPU 内的排队器

#### (2) 软件排队

软件排队是通过编写查询程序实现的,其程序框图如图 8.26 所示。程序按中断源的优先等级,从高至低逐级查询各中断源是否有中断请求,这样就可以保证 CPU 首先响应级别高的中断源的请求。



图 8.26 按 A>B>C…优先级别的软件排队

# 8.4.3 中断服务程序入口地址的寻找

由于不同的中断源对应不同的中断服务程序,故准确找到服务程序的人口地址是中断处理的核心问题。通常有两种方法寻找人口地址:硬件向量法和软件查询法。

#### 1. 硬件向量法

硬件向量法就是利用硬件产生向量地址,再由向量地址找到中断服务程序的入口地址。向量地址由中断向量地址形成部件产生,这个电路可分散设置在各个接口电路中(如图 5.41 中的设备编码器),也可设置在 CPU 内,如图 8.27 所示。

由向量地址寻找中断服务程序的入口地址通常采用两种办法。一种如图 5.40 所示,在向量地址内存放一条无条件转移指令,CPU 响应中断时,只要将向量地址(如 12H)送至 PC,执行这条指令,便可无条件转向打印机服务程序的入口地址 200。另一种是设置向量地址表,如图 8.28 所示。该表设在存储器内,存储单元的地址为向量地址,存储单元的内容为入口地址,例如,图 8.28 中的 12H、13H、14H 为向量地址,200、300、400 为入口地址,只要访问向量地址所指示的存储单元,便可获得入口地址。

硬件向量法寻找入口地址速度快,在现代计算机中被普遍采用。



图 8.27 集中在 CPU 内的向量地址形成部件

图 8.28 中断向量地址表

#### 2. 软件查询法

用软件寻找中断服务程序入口地址的方法称为软件查询法,其框图同图 8.26。由图 8.26 中可见,当查到某一中断源有中断请求时,接着安排一条转移指令,直接指向此中断源的中断服务程序入口地址,机器便能自动进入中断处理。至于各中断源对应的入口地址,则由程序员(或系统)事先确定。这种方法不涉及硬件设备,但查询时间较长。计算机可具备软、硬件两种方法寻找入口地址,使用户使用更方便、灵活。

# 8.4.4 中断响应

## 1. 响应中断的条件

由第5章已知,CPU响应 I/O 中断的条件是允许中断触发器必须为"1",这一结论同样适合于其他中断源。在中断系统中有一个允许中断触发器 EINT,它可被开中断指令置"1",也可被关中断指令置"0"。当允许中断触发器为"1"时,意味着 CPU 允许响应中断源的请求;当其为"0"时,意味着 CPU 禁止响应中断。故当 EINT=1,且有中断请求(即中断请求标记触发器 INTR=1)时,CPU可以响应中断。

#### 2. 响应中断的时间

与响应 I/O 中断一样, CPU 总是在指令执行周期结束后, 响应任何中断源的请求, 如图 8.8 所示。在指令执行周期结束后, 若有中断, CPU 则进入中断周期; 若无中断, 则进入下一条指令的取指周期。

之所以 CPU 在指令的执行周期后进入中断周期,是因为 CPU 在执行周期的结束时刻统一向所有中断源发中断查询信号,只有此时,CPU 才能获知哪个中断源有请求。如图 8.29 所示,图中 INTR<sub>i</sub>(*i*=1,2,···)是各个中断源的中断请求触发器,触发器的数据端来自各中断源,当它们有请求时,数据端为"1",而且只有当 CPU 发出的中断查询信号输入触发器的时钟端时,才能将INTR<sub>i</sub>置"1"。



图 8.29 CPU 在统一时间发中断查询信号

在某些计算机中,有些指令执行时间很长,若 CPU 的查询信号一律安排在执行周期结束时刻,有可能因 CPU 发现中断请求过迟而出差错。为此,可在指令执行过程中设置若干个查询断点,CPU 在每个"查询断点"时刻均发中断查询信号,以便发现有中断请求便可及时响应。

#### 3. 中断隐指令

CPU 响应中断后,即进入中断周期。在中断周期内, CPU 要自动完成一系列操作,具体如下:

#### (1) 保护程序断点

保护程序断点就是要将当前程序计数器 PC 的内容(程序断点)保存到存储器中。它可以存在存储器的特定单元(如 0 号地址)内,也可以存入堆栈。

### (2) 寻找中断服务程序的入口地址

由于中断周期结束后进入下条指令(即中断服务程序的第一条指令)的取指周期,因此在中断周期内必须设法找到中断服务程序的人口地址。由于人口地址有两种方法获得,因此在中断周期内也有两种方法寻找人口地址。

其一,在中断周期内,将向量地址送至 PC(对应硬件向量法),使 CPU 执行下一条无条件转移指令,转至中断服务程序的人口地址。

其二,在中断周期内,将如图 8.26 所示的软件查询人口地址的程序(又称中断识别程序)首地址送至 PC,使 CPU 执行中断识别程序,找到人口地址(对应软件查询法)。

### (3) 关中断

CPU 进入中断周期,意味着 CPU 响应了某个中断源的请求,为了确保 CPU 响应后所需做的

一系列操作不至于又受到新的中断请求的干扰,在中断周期内必须自动关中断,以禁止 CPU 再次响应新的中断请求。图 8.30 是 CPU 自动关中断的示意图。图中允许中断触发器 EINT 和中断标记触发器INT 可选用标准的 R-S 触发器。当进入中断周期时,INT 为"1"状态,触发器原端输出有一个正跳变,经反相后产生一个负跳变,使 EINT 置"0",即关中断。

上述保护断点、寻找人口地址和关中断这些操作都是在中断周期内由一条中断隐指令完成的。所谓中断隐指令,即在机器指令系统中没有的指令,它是 CPU 在中断周期内由硬件自动完成的一条指令。



图 8.30 硬件关中断示意图

# 8.4.5 保护现场和恢复现场

保护现场应该包括保护程序断点和保护 CPU 内部各寄存器内容的现场两个方面。程序断点的现场由中断隐指令完成,各寄存器内的现场可在中断服务程序中由用户(或系统)用机器指令编程实现,参见 5.5.5 节及图 5.43。

恢复现场是指在中断返回前,必须将寄存器的内容恢复到中断处理前的状态,这部分工作也由中断服务程序完成,如图 5.43 所示。

# 8.4.6 中断屏蔽技术

中断屏蔽技术主要用于多重中断。

1. 多重中断的概念



图 8.31 多重中断示意图

当 CPU 正在执行某个中断服务程序时,另一个中断源又提出了新的中断请求,而 CPU 又响应了这个新的请求,暂时停止正在运行的服务程序,转去执行新的中断服务程序,这称为多重中断,又称中断嵌套,如图 8.31 所示。如果 CPU 对新的请求不予响应,待执行完当前的服务程序后再响应,即为单重中断。中断系统若要具有处理多重中断的功能,必须具备各项条件。

- 2. 实现多重中断的条件
- ① 提前设置"开中断"指令。

由上述分析可知,CPU 进入中断周期后,由中断隐指令自动将 EINT 置"0",即关中断,这就意味着 CPU 在执行中断服务程序中禁止响应新的中断请求。CPU 若想再次响应中断请求,必须开中断,这一任务通常由中断服务程序中的开中断指令实现。由于开中断指令设置的位置不同,决定了 CPU 能否实现多重中断。由图 5.43 可见,多重中断"开中断"指令的位置前于单重中断,从而保证了多重中断允许出现中断嵌套。

② 优先级别高的中断源有权中断优先级别低的中断源。

在满足①的前提下,只有优先级别更高的中断源请求才可以中断比其级别低的中断服务程序,反之则不然。例如,有  $A \setminus B \setminus C \setminus D$  4 个中断源,其优先级按  $A \to B \to C \to D$  由高向低次序排列。在 CPU 执行主程序期间,同时出现了 B 和 C 的中断请求,由于 B 级别高于 C,故首先执行 B 的服务程序。当 B 级中断服务程序执行完返回主程序后,由于 C 请求未撤销,故 CPU 又再去执行 C 级的中断服务程序。若此时又出现了 D 请求,因为 D 级别低于 C,故 CPU 不响应,当 C 级中断服务程序执行完返回主程序后再去执行 C 级的服务程序。若此时又出现了 C 私请求,因 C 级别高于 C 人数 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C 化 C



图 8.32 多重中断处理示意图

为了保证级别低的中断源不干扰比其级别高的中断源的中断处理过程,保证上述②的实施,可采用屏蔽技术。

#### 3. 屏蔽技术

#### (1) 屏蔽触发器与屏蔽字

图 5.37 示出了程序中断接口电路中完成触发器 D、中断请求触发器 INTR 和屏蔽触发器 MASK 三者之间的关系。当该中断源被屏蔽时(MASK=1),此时即使 D=1,中断查询信号到来时刻只能将 INTR 置"0",CPU 接收不到该中断源的中断请求,即它被屏蔽。若该中断源未被屏蔽(MASK=0),当设备工作已完成时(D=1),中断查询信号则将 INTR 置"1",表示该中断源向 CPU 发出中断请求,该信号送至排队器进行优先级判断。

如果排队器集中设在 CPU 内,加上屏蔽条件,就可组成具有屏蔽功能的排队器,如图 8.33 所示。



图 8.33 具有屏蔽功能的排队器

显然,对应每个中断请求触发器就有一个屏蔽触发器,将所有屏蔽触发器组合在一起,便构成一个屏蔽寄存器,屏蔽寄存器的内容称为屏蔽字。屏蔽字与中断源的优先级别是一一对应的,如表 8.7 所示。

| 优先级 | 屏蔽字                           |  |  |
|-----|-------------------------------|--|--|
| . 1 | 11111111111111                |  |  |
| 2   | 01111111111111                |  |  |
| 3   | 001111111111111               |  |  |
| 4   | 000111111111111               |  |  |
| 5   | 000011111111111               |  |  |
| 6   | 0 0 0 0 0 1 1 1 1 1 1 1 1 1 1 |  |  |
| :   | :                             |  |  |
| 15  | 0 0 0 0 0 0 0 0 0 0 0 0 0 1 1 |  |  |
| 16  | 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 |  |  |

表 8.7 中断优先级与屏蔽字的关系

表 8.7 是对应 16 个中断源的屏蔽字,每个屏蔽字由左向右排序为第 1,2,3…,共 16 位。不难发现,每个中断源对应的屏蔽字是不同的。1 级中断源的屏蔽字是 16 个 1;2 级中断源的屏蔽字是从第 2 位开始共 15 个 1;3 级中断源的屏蔽字是从第 3 位开始共 14 个 1……第 16 级中断源的屏蔽字只有第 16 位为 1,其余各位为 0。

在中断服务程序中设置适当的屏蔽字,能起到对优先级别不同的中断源的屏蔽作用。例如,1级中断源的请求已被 CPU 响应,若在其中断服务程序中(通常在开中断指令前)设置一个全"1"的屏蔽字,便可保证在执行1级中断服务程序过程中,CPU不再响应任何一个中断源(包括本级在内)的中断请求,即此刻不能实现多重中断。如果在4级中断源的服务程序中设置一个

#### (2) 屏蔽技术可改变优先等级

严格地说,优先级包含响应优先级和处理优先级。响应优先级是指 CPU 响应各中断源请求的优先次序,这种次序往往是硬件线路已设置好的,不便于改动。处理优先级是指 CPU 实际对各中断源请求的处理优先次序。如果不采用屏蔽技术,响应的优先次序就是处理的优先次序。

采用了屏蔽技术后,可以改变 CPU 处理各中断源的优先等级,从而改变 CPU 执行程序的 轨迹。例如,A、B、C、D 这 4 个中断源的优先级别按  $A \rightarrow B \rightarrow C \rightarrow D$  降序排列,根据这一次序, CPU 执行程序的轨迹如图 8.34 所示。当 4 个中断源同时提出请求时,处理次序与响应次序一致。



图 8.34 CPU 执行程序的轨迹

在不改变 CPU 响应中断的次序下,通过改变屏蔽字可以改变 CPU 处理中断的次序。例如,将上述 4 个中断源的处理次序改为  $A \rightarrow D \rightarrow C \rightarrow B$ ,则每个中断源所对应的屏蔽字发生了变化,如表 8.8 所示。表中原屏蔽字对应  $A \rightarrow B \rightarrow C \rightarrow D$  的响应顺序,新屏蔽字对应  $A \rightarrow D \rightarrow C \rightarrow B$  的处理顺序。

| 中断源 | 原屏蔽字    | 新屏蔽字    |  |  |
|-----|---------|---------|--|--|
| A   | 1 1 1 1 | 1 1 1 1 |  |  |
| В   | 0 1 1 1 | 0 1 0 0 |  |  |
| С   | 0 0 1 1 | 0 1 1 0 |  |  |
| D   | 0 0 0 1 | 0 1 1 1 |  |  |

表 8.8 中断处理次序与屏蔽字的关系

在同样中断请求的情况下,CPU 执行程序的轨迹发生了变化,如图8.35 所示。CPU 在运行程序的过程中,若 A、B、C、D 4 个中断源同时提出请求,按照中断级别的高低,CPU 首先响应并处理 A 中断源的请求,由于 A 的屏蔽字是 1111,屏蔽了所有的中断源,故 A 程序可以全部执行完,然后回到主程序。由于 B、C、D 的中断请求还未响应,而 B 的响应优先级高于其他,所以 CPU 响应 B 的请求,进入 B 的中断服务程序。在 B 的服务程序中,由于设置了新的屏蔽字 0100,即 A、C、D 可打断 B,而 A 程序已执行完,C 的响应优先级又高于 D,于是 CPU 响应 C,进入 C 的服务程序。在 C 的服务程序中,由于设置了新的屏蔽字 0110,即 A、D 可打断 C,由于 A 程序已执行完,于是 CPU 响应 D,执行 D 的服务程序。在 D 的服务程序中,屏蔽字变成 0111,即只有 A 可打断 D,但 A 已处理结束,所以 D 可以一直执行完,然后回到 C 程序、C 程序执行完后,回到 B 程序。 至此,A、B、C、D 均处理完毕。

采用了屏蔽技术后,在中断服务程序中需设置新的屏蔽字,流程如图 8.36 所示。与第 5 章图 5.43(b)所示的中断服务程序相比,增加了置屏蔽字和恢复屏蔽字两部分内容。而且为了防止在恢复现场过程中又出现新的中断,在恢复现场前又增加了关中断,恢复屏蔽字之后,必须再次开中断。



图 8.35 改变中断处理次序后 CPU 执行程序的轨迹

图 8.36 采用屏蔽技术的中断服务程序

例 8.2 设某机有 4 个中断源  $1 \ 2 \ 3 \ 4$ ,其硬件排队优先次序按  $1 \rightarrow 2 \rightarrow 3 \rightarrow 4$  降序排列,各中断源的服务程序中所对应的屏蔽字如表 8.9 所示。

| 中断源 | 屏蔽字 |     |   |     |  |
|-----|-----|-----|---|-----|--|
|     | 1   | 2   | 3 | 4   |  |
| 1   | 1   | 1   | 0 | 1   |  |
| 2   | 0   | 1   | 0 | 0   |  |
| 3   | 1   | . 1 | 1 | . 1 |  |
| 4   | 0   | ĺ   | 0 | 1   |  |

表 8.9 例 8.2 各中断源对应的屏蔽字

- (1)给出上述 4个中断源的中断处理次序。
- (2) 若 4 个中断源同时有中断请求, 画出 CPU 执行程序的轨迹。
- $\mathbf{M}:(1)$  根据表 8.9,4个中断源的处理次序是按  $3\rightarrow 1\rightarrow 4\rightarrow 2$  降序排列。
- (2) 当 4 个中断源同时有中断请求时,由于硬件排队的优先次序是  $1\rightarrow 2\rightarrow 3\rightarrow 4$ ,故 CPU 先响应 1 的请求,执行 1 的服务程序。由于在该服务程序中设置了屏蔽字 1101,故开中断指令后转去执行 3 的服务程序,且 3 的服务程序执行结束后又回到 1 的服务程序。1 的服务程序结束后,CPU 还有 2、4 两个中断源请求未响应。由于 2 的响应优先级高于 4,故 CPU 先响应 2 的请求,执行 2 的服务程序。在 2 的服务程序中由于设置了屏蔽字 0100,意味着 1、3、4 可中断 2 的服务程序。而 1、3 的请求已处理结束,因此在开中断指令之后转去执行 4 的服务程序,4 的服务程序执行结束后又回到 2 的服务程序的断点处,继续执行 2 的服务程序,直至该程序执行结束。图 8.37 示意了 CPU 执行程序的轨迹。



图 8.37 例 8.2 CPU 执行程序的轨迹

# (3) 屏蔽技术的其他作用

屏蔽技术还能给程序控制带来更大的灵活性。例如,在浮点运算中,当程序员估计到执行某段程序时可能出现"阶上溢",但又不希望因"阶上溢"而使机器停机,为此可设一屏蔽字,使对应"阶上溢"的屏蔽位为"1",这样,即使出现"阶上溢",机器也不停机。